Развитие технологии передачи сигнала lvds

Введение

В статье пойдет речь об индустриальном и коммерческом сегментах дисплеев. Их подробное описание и сравнение характеристик дано в материале, опубликованном в одном из прошлых номеров журнала «Control Engineering Россия» . Для правильного понимания таких терминов, как «дисплей» и «монитор», рекомендую ознакомиться с упомянутой публикацией.

Для начала уточним, что дисплей, он же TFT-модуль/панель/матрица, — это лишь функциональный узел, отвечающий только за отображение информации. В то же время монитор — устройство более высокого уровня, с привычными для нас интерфейсами (VGA/DVI/HDMI), корпусом, OSD-панелью управления.

Что касается разделения «коммерческий/индустриальный», то условимся так: «коммерческие» TFT-модули — продукт для изделий массового спроса, в частности бытовой техники, мобильных устройств, телевизоров. Этому сегменту матриц свойственна высокая серийность, крайне низкая стоимость и весьма короткий срок нахождения в производстве. TFT-модули индустриального класса, напротив, стабильно изготавливаются 3–5 лет и больше, и зачастую, но не всегда имеют расширенные эксплуатационные параметры, а перед снятием их с производства обычно анонсируется модель-«преемник», близкая по характеристикам. В свою очередь, стоимость данного сегмента TFT-матриц заметно выше коммерческого класса. В дальнейшем разговор пойдет преимущественно об индустриальном сегменте матриц.

Рис. 1. Статистика eDP/LVDS/CMOS

Особенности дифференциального распределения каналов

Для начала стоит рассмотреть, что такое в принципе дифференциальный сигнал. Это способ передачи данных по электрическим сетям с помощью противофазных линий. В соответствии с правилами организации таких каналов сигнал транслируется в форме дифференциальной пары, в которой каждый поток имеет свой проводник. При этом обеспечивается инверсия – то есть в одной паре участвуют два сигнала с разными знаками. Самый дешевый способ реализации этих пар – использовать витые проводники, но также допускается применение твинаксиальных кабелей и прямой разводки на печатной плате

Здесь важно подчеркнуть, что LVDS-приемник реагирует именно на разницу между сигналами в паре, а не на различия между потенциалом заземления и конкретным проводником

Дифференциальные пары имеют и особое оформление. На схемах сигналы LVDS обозначаются как RX(0-3), RXC и т. д. Выходной сигнал с маркировкой CLK отражает пиксельную частоту, определяя также спектр сигналов R/G/B на трансмиттере. На практике интерфейс дифференциальных каналов может использоваться для передачи 18-ти и 24-х разрядных цветов. В этом отношении системе LVDS наиболее близок интерфейс TMDS, но он не различает отдельные дифференциальные пары. Иными словами, появляется возможность каждой паре присваивать сигналы определенного цветового спектра.

Отдельного внимания заслуживает и дифференциация как способ передачи управляющих потоков. В этом случае сигналы транслируют информацию с конкретными схемами и конфигурациями. Например, широко используются сигналы кадровой и строчной синхронизации, а также каналы, передающие сведения о разрешении данных. Но возможно ли совмещение не просто разрозненных пар с разными данными, а групп сигналов, различающихся по типу содержащейся информации? Это зависит от конечного приемника, с которым работает интерфейс LVDS? Описание принципа обработки таких данных можно представить так:

  • Сдвиговый регистр трансмиттера принимает несколько групп информации от разных дифференциальных пар.
  • Ресивер преобразует формат данных.
  • Управляющая плата вновь перераспределяет потоки, выделяя целевую информацию.
  • Интерфейс приемника корректирует настройки аппаратуры или выводит сигнал в область воспроизведения.

Дальше нас ждет eDP

Стандарт eDP (Embedded Display Port) относительно новый, о нем заговорили только в 2010 г. eDP был разработан как альтернатива интерфейсу LVDS и стремительно завоевал популярность в сегменте коммерческих ноутбучных матриц. Довольно быстрое развитие eDP в этом сегменте TFT-модулей вызвано сразу несколькими факторами, главный из которых — битрейт, приходящийся на сигнальную пару. По сравнению с классическим LVDS-каналом он выше в 2–3 раза: до 21,6 Гбит/с вместо 7,5 Гбит/с у LVDS. Соответственно, для передачи одной и той же картинки eDP потребуется меньшее количество сигнальных пар, а значит, весь соединительный тракт упрощается. Кроме того, eDP считается более помехозащищенным и менее энергопотребляющим интерфейсом.

Стремительно покорив рынок коммерческих ноутбучных TFT-матриц, eDP замедлился в своем внедрении в другие сегменты дисплейных продуктов, однако продвигается и в них. Не стал исключением и сегмент индустриальных матриц. «Топовые» производители индустриальных TFT-модулей уже серийно выпускают дисплеи, управление которыми осуществляется по eDP. На данный момент таких TFT-матриц на рынке найдется всего пара десятков штук, но если взглянуть в «роадмапы» изготовителей индустриальных дисплеев, то можно сказать, что есть положительная тенденция увеличения доли стандарта eDP по отношению к LVDS. Конечно, LVDS еще долго будет присутствовать на рынке и вряд ли полностью себя изживет, но в ближайшие несколько лет eDP будет определенно его теснить.

Со временем и производители одноплатных компьютеров будут все чаще закладывать eDP-стандарт в базовую комплектацию своих девайсов. Сейчас эта функция преимущественно является опциональной, за разработку которой компании-изготовители чаще всего требуют дополнительную плату.

В заключение можно сказать, что в недалеком будущем мы увидим размытие границ между готовым монитором и дисплеем как узлом отображения информации. Во многом этому поспособствует развитие стандарта eDP.

Характеристики логических схем на переключателях тока

Как следует из самого названия, логические схемы на переключателях тока (CML) имеют выходной буфер, переключающий ток (рис. 3). Ключи типичного выходного каскада нагружены на резисторы 50 Ом и подтянуты к VCC. Выходное напряжение сдвига передатчика CML может быть, в принципе, подтянуто или к VCC, или к земле, но обычно подтянуто к VCC и имеет напряжение сдвига приблизительно равное VCC—0,2 В, которое выше, чем у передатчиков LVDS или LVPECL. На стороне приемника подключаются «удаленные» оконечные резисторы 50 Ом, что позволяет обеспечить размах дифференциального сигнала 400 мВ. Часто встречаются приемники со встроенными «удаленными» оконечными резисторами 50 Ом. В таблице 3 приведены самые важные характеристики CML-логики.


Рис. 3
 

Таблица 3. Входные и выходные характеристики CML-логики

Кабели и разъемы LVDS

Соединительная инфраструктура основывается на проводных контурах и средствах, обеспечивающих возможность их подключения. В дифференциальном интерфейсе рекомендуется применять симметричную витую пару. Такой кабель обеспечит оптимальные характеристики сигнала благодаря поддержке постоянного сопротивления (порядка 100 Ом) и соответствию влияния наводок на конце приемника. В то же время LVDS-кабель и его параметры строго не регламентируются. К исключению можно отнести определенные рабочие показатели провода, конфигурацию разбивки по контактным точкам и т. д. В выборе кабеля многое зависит от конкретных требований к системе. Например, дистанция до 50 см допускает применение почти всех видов проводной среды. Расстояние до 10 см желательно обслуживать витой парой стандартов CAT3-5. Скорость в такой инфраструктуре составит до 400 Мбит/c.

Разъемы, используемые при создании LVDS-линков, также подбираются исходя из проектных требований к системе. Но почти в каждом случае акцент делается на возможность обслуживания скоростного канала передачи данных с учетом электромагнитного излучения и внешних наводок

Особое внимание уделяется расположению линий на контактах. Входной интерфейс может иметь разные конфигурации разъемов, отличающихся по длине и потенциальной величине искажения

Построение линий требует использования выводов, соответствующих проводам одной пары. Это позволит сбалансировать скоростные показатели при оптимизации помех дополнительными средствами.

На практике создания дифференциальных каналов с разъемами одним из ключевых технических параметров выступает распиновка

Ее важно учитывать при подключении конечного приемника с матрицами. На базовом уровне характеристик могут использоваться интерфейсы на 30-pin

Но современные устройства, предъявляющие все более высокие требования к пропускной способности линий, ориентируются на распиновку LVDS на 40-pin. Данный разъем может быть одно- и двухканальным – этот нюанс тоже следует иметь в виду при организации подключения.

Кабели

Соединительные кабели являются важной частью LVDS-канала. От их параметров во многом зависит скорость и надежность передачи данных

При выборе кабеля желательно соблюдать ряд рекомендаций. Всегда надо помнить, что кабель и соединительные разъемы должны образовывать согласованную систему передачи с дифференциальным сопротивлением, максимально приближенным к 100 Ом. Для передачи дифференциального интерфейса LVDS желательно использовать сбалансированные симметричные кабели типа витой пары. Такие кабели позволяют достичь лучшего качества передаваемого сигнала за счет постоянного сопротивления и идентичности влияния внешних наводок, которые подавляются на приемном конце, на витую пару. Кроме того, симметричные пары имеют меньшее излучение, что благоприятно сказывается как на общем уровне наводок системы, так и на качестве передачи за счет снижения уровня перекрестных наводок.

Стандартом LVDS тип и параметры кабеля и соединителей жестко не регламентируются. Однако в нем есть ссылки на сопутствующие документы, определяющие требования к параметрам кабеля, разъемов, разбивки по контактам и т. п.

Выбор типа кабеля во многом зависит от требуемой дальности и скорости передачи. На дистанциях до 0,5 м. подходят практически все типы кабелей. С соблюдением ряда требований, которые будут раскрыты ниже, можно использовать недорогие и популярные плоские кабели (шлейфы) и распространенные в портативных устройствах ленточные кабели.

Плоский кабель (шлейф), хотя и не является идеальным решением для высокоскоростных интерфейсов, однако имеет реальное применение. Для плоского кабеля рекомендации просты и очевидны из рисунка 8. Сигнальные линии одной дифференциальной пары должны располагаться рядом. Между разными парами помещается разделительный заземленный провод. Не рекомендуется располагать сигнальные линии крайними — для них должно быть сделано обрамление из заземленных проводов. Общая рекомендация — кабель желательно поместить в заземленный экран.

Рис. 8. Плоский кабель (а) и ленточный кабель (б)

При использовании ленточного кабеля следует соблюдать те же правила, что и для согласованной линии на печатной плате (рис. 6, a).

На дистанциях от 0,5 до 10 м. очень хорошо зарекомендовали себя широко используемые недорогие и доступные кабели типа витая пара — CAT3, CAT5 и CAT5Plus. Получаемые с использованием таких кабелей параметры линии позволяют передавать данные с удовлетворением всех требований стандарта по одной паре со скоростью до 400 Мбит/c на расстояние до 10 м. В качестве примера приведем данные по разбросу фронтов для неэкранированного кабеля CAT5.

Как видно из рисунка 9, графики дрожания фронтов для разной длины кабеля расположены близко друг от друга и практически параллельны. Очевидно, что для согласованной симметричной линии качество мало зависит от длины линии, а в гораздо большей степени от ее частотных параметров, в данном случае граничной частоты.

Рис. 9. Качество передачи сигнала по кабелю CAT5

Теперь рассмотрим доступность таких кабелей. Кабель типа CAT5 — тот самый кабель, который применяется при построении сетей Ethernet и содержит пять витых пар. Он имеется в продаже и стоит около 0,3 $ за метр. Если по одной паре можно обеспечить передачу на скорости до 400 Мбит/c, то скорость передачи по пяти парам эквивалентна практически 2 Гбит/c на расстояние 10 м. Это данные для базового типа кабеля CAT5 с параметрами, определенными до 100 МГц, а ведь уже существуют кабели CAT5+ с параметрами, определенными до 350 МГц, и кабели типа CAT6. Последний тип кабелей выпускается во всевозможных модификациях с экранированием и без, также для различных условий эксплуатации. Его использование также подразумевает наличие разнообразного и массово выпускаемого ассортимента разъемов и сопутствующих монтажных материалов и инструментов, а также наличие наработанных решений по разводке и монтажу.

Еще одним менее распространенным, но применяемым в скоростных решениях является попарно экранированный (twin-ax) кабель (рис. 10)

Рис. 10. Структура попарно экранированного (twin-ax) кабеля

Он обеспечивает большее разделение пар и лучшие условия передачи, что позволяет достигать предельно возможных для стандарта значений скорости, дальности и надежности передачи.

Приведенные данные касаются кабеля, который является важной, но одной из составляющих LVDS-канала. Следует помнить, что и остальные части — разводка платы и разъемы, должны быть выдержаны в рамках требований стандарта.

Возможно, вам также будет интересно

Японская компания Ortustech появилась на рынке TFT-LCD-дисплеев в 2010 году в результате слияния подразделения компании Casio, отвечающего за разработку, производство и продажу таких дисплеев, и подразделения компании Toppan по изготовлению пленок для TFT-матриц. К настоящему моменту фирма Ortustech занимает лидирующую позицию в мире по объему продаж индустриальных TFT-LCD-дисплеев с диагональю…

В линейке компании BD Sensors RUS появился новый малогабаритный датчик перепада давления DMD 831.
Диапазоны давлений датчика DMD 831 от 0…80 мбар до 0…70 бар. Датчик выпускается с аналоговым выходным сигналом 4-20 мА / 3-х. пров. и с дискретными выходными сигналами (до 2-х PNP выходов). DMD 831 комплектуется всеми основными механическими и электрическими присоединениями. Датчик производится с LED дисплеем, позволяющим локально настраивать диапазоны давлений, единицы отображения и устанавливать параметры работы релейных выходов. Вес прибора 350 грамм.
Предназначен для использования в …

Сегодня системы технического зрения применяются во многих отраслях промышленности, в том числе для контроля формы изделий. Разработчики используют широкий ассортимент аппаратных и программных средств, который определяется требованиями решаемых задач. При этом часто необходимо иметь возможность методического и аппаратного усовершенствования системы контроля. Платформы компании National Instrumen…

Сравнение последовательной и параллельной передачи данных

LVDS работает как в параллельной, так и в последовательной передаче данных . При параллельной передаче несколько дифференциальных пар данных переносят сразу несколько сигналов, включая тактовый сигнал для синхронизации данных. При последовательной связи несколько несимметричных сигналов преобразуются в одну дифференциальную пару со скоростью передачи данных, равной скорости всех объединенных несимметричных каналов. Например, 7-битная параллельная шина, преобразованная в одну пару, будет работать со скоростью, в 7 раз превышающей скорость передачи данных одного несимметричного канала. Устройства для преобразования между последовательными и параллельными данными — это сериализатор и десериализатор, сокращенно SerDes, когда два устройства содержатся в одной интегральной схеме.

Встроенный сериализатор часов

Например, FPD-Link фактически использует LVDS в сочетании последовательной и параллельной связи. Исходный FPD-Link, предназначенный для 18-битного RGB-видео, имеет 3 параллельные пары данных и пару часов, так что это параллельная схема связи. Однако каждая из 3 пар передает 7 сериализованных битов в течение каждого тактового цикла. Таким образом, параллельные пары FPD-Link переносят сериализованные данные, но используют параллельные часы для восстановления и синхронизации данных.

Последовательная передача данных также позволяет встроить часы в поток последовательных данных. Это устраняет необходимость в параллельных часах для синхронизации данных. Есть несколько методов для встраивания часов в поток данных. Один из методов — это вставка 2 дополнительных битов в поток данных в качестве стартового и стопового бита, чтобы гарантировать переходы битов через равные промежутки времени для имитации тактового сигнала. Другой метод — кодирование 8b / 10b.

Разъемы

При построении LVDS-линков можно использовать различные типы соединительных разъемов. Конкретный тип разъема определяется требуемыми параметрами линии, скоростью передачи и типом используемого кабеля.

Необходимо учитывать, что LVDS — скоростной интерфейс, использующий достаточно высокие частоты, и поэтому требуется выбирать соответствующие разъемы. Рекомендуется группировать пары LVDS-линий для уменьшения как внешних наводок на LVDS- канал, так и электромагнитных излучений. LVDS — дифференциальный интерфейс, и оба его провода должны располагаться в максимально идентичных условиях.

Далее отметим характерную именно для LVDS особенность выбора расположения сигнальных линий на контактах разъема — различные выводы разъемов могут иметь различную длину, что приводит к потенциальным искажениям LVDS-сигнала, как показано на рис. 11. При построении LVDS-линий, особенно скоростных, рекомендуется выбирать для проводов одной пары максимально идентичные по длине выводы.


Рис. 11. Расположение LVDS-линий на контактах разъема

На разъеме (см. рис. 11) LVDS-линии расположены правильно, а на нижнем разница в длине выводов разъема может вызвать потенциальные искажения. В настоящее время существуют даже специально разработанные для LVDS разъемы, у которых выводы разбиты на пары и разделены экранирующими контактами. На рис. 12 показан пример такого разъема, выпускаемого фирмой TERADYNE.

Рис. 12. Разъемы серии VHS HSD фирмы TERADYNE

Как иллюстрацию влияния приведенных выше правил приведем пример тестовых испытаний, проведенных фирмой AMP для своих разъемов серии MICTOR. При этом тестировании проводились оценки взаимовлияния LVDS-пар при различном взаимном расположении их на разъеме. На рис. 13 показаны три варианта расположения LVDS-пар на разъеме.


Рис.13. Три варианта расположения LVDS- линий на разъеме:a — рекомендованное расположениеб — две пары не разделены экраномв — максимально уплотненные пары

Для каждого из трех случаев измерялся уровень взаимных наводок на ближнем и дальнем конце кабеля, которые и показаны на рис. 14. При этом на соседние пары подавались сигналы со сдвигом 0,05 нс амплитудой 400 мВ и временем нарастания/спада (1/9) 0,25 нс.

На рис. 14, а показаны уровни наводок на ближнем и на рис. 14, б — на дальнем конце кабеля. Красным цветом выделена кривая дифференциального шума для случая расположения LVDS-линий, как показано на рис. 13, а; зеленым цветом — для случая показанного на рис. 13, б; синим цветом — на рис. 13, в.


Рис. 14. Уровень взаимных наводок

Из графиков видно, что несоблюдение рекомендаций по расположению и экранированию LVDS- линков увеличивает уровень перекрестных наводок в несколько раз, это существенно снижает возможную скорость передачи данных по каналу.

Схемы организации связи дифференциальной логики

Для организации связи между схемами различных типов дифференциальной логики (LVDS, LVPECL и CML) может использоваться два метода сопряжения:

  • метод с передачей постоянной составляющей;
  • метод сопряжения по переменному току — интерфейс TMDS (передача дифференциалов сигналов с минимальной амплитудой).

Метод с передачей постоянной составляющей основан на включении в линию передачи резисторов, сдвигающих напряжение в ту или иную сторону в зависимости от соотношений напряжений сдвига между передатчиком и приемником. При разработке схем согласования с передачей постоянной составляющей обычно используется схема Тевенина (Thevenin).

На рис. 4 показан пример организации связи между LVPECL-передатчиком и LVDS-приемником. Поскольку уровень постоянной составляющей на выходе LVPECL-логики имеет более высокое значение, чем у LVDS, то необходимо использовать резистивные цепочки, снижающие это напряжение с VCC — 2 В до 1,2 В. Следует помнить, что LVDS-приемники некоторых изготовителей имеют внутренние оконечные резисторы, а у других таких резисторов нет.


Рис. 4

При выборе значений резисторов необходимо:

    • необходимо гарантировать, что эквивалентный импеданс в точке А = 50 Ом, то есть RAC = R1 ||(R2+R3) = 50 Ом для приемников без внутреннего завершения, и RAC = R1 ||(R2+(R3 ||RT)] = 50 Ом для приемников с внутренним оконечным резистором. Заметим, что реальная величина резистора RT лежит в диапазоне 45–66 Ом;
    • напряжение в точке B должно находиться на оптимальном для LVDS-приемника уровне — 1,2 В, то есть

при этом считаем, что VA=VCC—1,3 В;

и, наконец, проверить, что размах сигнала в точке B превышает 100 мВ (порог LVDS-приемника):


Рис. 5

Рис. 6

Рис. 7

где VOD — дифференциальный размах выходного сигнала в точке A.

Подобным же способом осуществляется сопряжение LVDS-передатчика с LVPECL-приемником. Здесь опять для согласования необходимо использовать резистивную цепь, но для увеличения напряжения сдвига с 1,2 до VCC—1,32 В. Единственное различие архитектур — то, что в этом случае VCC и земля меняются местами (рис. 5). Заметим, что в этом случае нельзя использовать LVPECL-приемники с внутренними подтягивающими резисторами.

Эта методика легко распространяется на построение интерфейсов между LVDS, LVPECL, CML и TMDS. Дело в том, что TMDS и CML-логика имеют одинаковые характеристики на постоянном токе. На рис. 6 и 7 показана типичная архитектура сопряжения микросхем LVDS/LVPECL-логики с микросхемами CML/TMDS-логики. Напряжение в точке А (рис. 6) должно быть равно 1,2 В для LVDS-передатчиков и VCC — 2 В для LVPECL-передатчиков

Необходимо обратить внимание на то, что приемники стандартов CML/TMDS обычно имеют внутренние нагрузочные резисторы 50 Ом, и при расчете эквивалентного сопротивления в точке B следует учитывать их присутствие в схеме. Также требуется использовать нагрузку LVDS/LVPECL-передатчиков с двумя резисторами (R1 и R2), соединенных в точке A, вместо одного, привязанного к земле, для одновременного обеспечения 50-омного согласования импеданса выхода передатчика и создания соответствующего напряжения смещения на входе приемника

Многоточечный LVDS

Первоначальный стандарт LVDS предусматривал только передачу цифрового сигнала от одного передатчика к одному приемнику в топологии «точка-точка». Однако инженеры, использующие первые продукты LVDS, вскоре захотели управлять несколькими приемниками с помощью одного передатчика в многоточечной топологии. В результате NSC изобрела шину LVDS (BLVDS) как первую разновидность LVDS, предназначенную для управления несколькими приемниками LVDS. Он использует оконечные резисторы на каждом конце дифференциальной линии передачи для поддержания целостности сигнала. Двойная оконечная нагрузка необходима, поскольку в центре шины могут быть установлены один или несколько передатчиков, направляющих сигналы к приемникам в обоих направлениях. Отличие от стандартных передатчиков LVDS заключалось в увеличении выходного тока для управления несколькими оконечными резисторами. Кроме того, передатчики должны допускать возможность одновременного управления одной и той же шиной другими передатчиками.

Типичное многоточечное завершение

Двухточечный LVDS обычно работает при 3,5 мА. Многоточечный LVDS или шина LVDS (B-LVDS) могут работать до 12 мА.

Автобусы LVDS и LVDM (от TI ) де-факто являются стандартами многоточечных LVDS. Многоточечный LVDS ( MLVDS ) является TIA стандарт (TIA-899). Стандарт AdvancedTCA определяет MLVDS для распределения часов по объединительной плате на каждую из плат вычислительных модулей в системе.

MLVDS имеет два типа приемников. Тип 1 совместим с LVDS и использует порог +/- 50 мВ. Приемники типа 2 позволяют передавать сигналы проводным способом с устройствами M-LVDS. Для M-LVDS:

Выход Вход
Общий режим ампли- этюд
Мин. 0,3 В 0,48 В -1,4 В
Максимум. 2,1 В 0,65 В +3,8 В

Возможно, вам также будет интересно

С момента своего появления программируемые логические устройства (PLD) начали постепенно вытеснять дискретно-логические интегральные схемы. Дальнейшее развитие PLD до сложных PLD (CPLD) ускорило данную тенденцию, а последние разработки доступных, быстрых, больших матричных кристаллов с возможностью перепрограммирования (ПЛИС) почти завершили этот процесс. Как удалось создать полноценный логический анализатор в таком компактном корпусе? PLD и CPLD устройства могут

Существуют два типа дисплейных интерфейсов — аналоговый и цифровой. В аналоговом интерфейсе информация представлена сигналами RGB основных цветов, а также сигналами строчной и кадровой развертки. Данный тип интерфейса широко используется для связи видеоконтроллера как с традиционными ЭЛТ-дисплеями, так и с TFT ЖК-мониторами. Схема транспортировки данных от видеоконтроллера до схемы управления разверткой дисплея для аналоговых и

Новая модель моноблочной электронной нагрузки АКИП-1373 от «ПриСТ»

Контроллер преобразования интерфейсов

Зачастую в применениях, не нуждающихся в особой корпусной защите устройства вывода графической информации (например, средство отображения должно быть встроено в стенку шкафа управления автоматикой), можно сократить производственные издержки, выбрав как раз дисплей с управлением по LVDS.

Предположим, в шкафу находится некий Box-PC, информацию с которого разработчик должен вывести на устройство отображения в стенке шкафа. Разработчик ограничен в бюджете и для сокращения затрат решает не переплачивать за готовый монитор, а воспользоваться более дешевым вариантом — TFT-матрицей с LVDS-интерфейсом. В таком случае незаменимой станет плата преобразования интерфейсов с привычного VGA/DVI на LVDS.

Производители плат преобразования интерфейсов, такие как Forenex, ICS Components и др., кроме самих контроллеров поставляют также необходимые аксессуары и кабели соединения всех узлов комплекта, причем делают это комплексно. В комплекс входят LED-драйверы, OSD-контроллеры, сенсорные экраны. Подобный способ избавляет разработчика от множества проблем, сокращая конечную стоимость устройства отображения до 30% по сравнению с готовым индустриальным монитором.

Однако у такого решения не может не быть недостатков. Главными минусами являются не самое удобное крепление матрицы (у TFT-панелей чаще всего монтажные отверстия находятся в торцах модуля) и компонентов и большое количество кабелей, находящихся в шкафу (рис. 2).

Рис. 2. Структурная схема подключения TFT-модуля

Дифференциальная и несимметричная сигнализация

LVDS — это система дифференциальной сигнализации , означающая, что она передает информацию как разность напряжений на паре проводов; Напряжения двух проводов сравниваются на приемнике. В типовой реализации передатчик подает в провода постоянный ток 3,5  мА , при этом направление тока определяет цифровой логический уровень. Ток проходит через согласующий резистор приблизительно от 100 до 120 Ом (согласованный с характеристическим сопротивлением кабеля для уменьшения отражений) на приемном конце, а затем возвращается в противоположном направлении по другому проводу. Из закона Ома , разность напряжений на резисторе поэтому около 350  мВ . Приемник определяет полярность этого напряжения для определения логического уровня.

Пока между двумя проводами существует тесная связь по электрическому и магнитному полю, LVDS снижает генерацию электромагнитного шума. Это уменьшение шума происходит из-за равного и противоположного тока, протекающего по двум проводам, создавая равные и противоположные электромагнитные поля, которые имеют тенденцию гасить друг друга. Кроме того, плотно связанные провода передачи уменьшают восприимчивость к электромагнитным шумовым помехам, поскольку шум в равной степени влияет на каждый провод и проявляется как синфазный шум. На приемник LVDS не влияют синфазные помехи, поскольку он воспринимает дифференциальное напряжение, на которое не влияют изменения синфазного напряжения.

Тот факт, что передатчик LVDS потребляет постоянный ток, также предъявляет гораздо меньшие требования к развязке источника питания и, таким образом, создает меньше помех в линиях питания и заземления передающей цепи. Это уменьшает или устраняет такие явления, как дребезг заземления, которые обычно наблюдаются в несимметричных линиях передачи с оконечной нагрузкой, где высокие и низкие логические уровни потребляют разные токи, или в линиях передачи без оконечной нагрузки, где ток появляется внезапно во время переключения.

Низкое синфазное напряжение (среднее значение напряжений на двух проводах) около 1,2 В позволяет использовать LVDS с широким спектром интегральных схем с напряжением питания до 2,5 В или ниже. Кроме того, существуют варианты LVDS, в которых используется более низкое синфазное напряжение. Одним из примеров является sub-LVDS (представленный Nokia в 2004 году), который использует типичное синфазное напряжение 0,9 В. Другой вариант — это масштабируемая сигнализация низкого напряжения для 400 мВ (SLVS-400), указанная в JEDEC JESD8-13 октября 2001 г., где напряжение питания может составлять всего 800 мВ, а синфазное напряжение составляет около 400 мВ.

Низкое дифференциальное напряжение, около 350 мВ, приводит к тому, что LVDS потребляет очень мало энергии по сравнению с другими технологиями передачи сигналов. При напряжении питания 2,5 В мощность для управления 3,5 мА становится 8,75 мВт по сравнению с 90 мВт, рассеиваемыми нагрузочным резистором для сигнала RS-422 .

Уровни логики:

V ee V ПР V OH V куб. V CMO
GND 1,0 В 1,4 В 2,5–3,3 В 1,2 В

LVDS — не единственная используемая система дифференциальной сигнализации с низким энергопотреблением , другие системы включают последовательный ввод / вывод Fairchild Current Transfer Logic.

Заключение

Архитектура большинства готовых решений на платформе технологии LVDS отличается производительностью, экономностью и гибкостью с точки зрения изменения функциональной конфигурации. Достигнуто такое сочетание положительных эксплуатационных свойств было за счет объединения лучших качеств традиционного параллельного интерфейса (в новейших версиях – цифрового) и принципов последовательного подключения. В итоге сокращение числа проводников позволило использовать систему в компактных устройствах, требующих при этом поддержки качественной трансляции сигнала. Собственно, матрица для ноутбука на базе LCD-контроллеров демонстрирует полный спектр достоинств технологии. Разработкой подобных решений сегодня занимаются такие компании, как Samsung, Philips, HP и др.

Реализовать рабочую схему можно и самостоятельно, что часто делают домашние умельцы с ЖК-панелями. В этом случае потребуется базовый набор функциональных компонентов с кабелем, разъемом, микросхемой контроллера и конечными устройствами. Но, как показывает практика, добиться при таком исполнении высокой пропускной способности можно лишь в редких случаях. Понимая это, производители компонентов LVDS создают специальные линейки с готовой инфраструктурой передачи сигнала, которую можно интегрировать в любую мультимедийную установку – главное, правильно соотнести основные технические параметры. Что касается в принципе проблем с интерфейсами данного типа, то могут иметь место внешние помехи, но и эти факторы минимизируются посредством включения систем изоляции и экранирования. Их можно интегрировать и в качестве опционального дополнения, и как основной функциональный элемент.

В предыдущем номере мы начали обзор внешних интерфейсов LCD-матриц, с помощью которых обеспечивается взаимодействие основной платы монитора с LCD-панель. В первой части статьи мы отметили, что на сегодняшний день известно четыре таких интерфейс, причем два из них (параллельный интерфейс и TMDS) мы рассмотрели достаточно подробно. Сегодня мы продолжим тему, и на очереди следующие два интерфейса: LVDS и RSDS.